インテルのみ表示可能 — GUID: mwh1409960072737
Ixiasoft
1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
インテルのみ表示可能 — GUID: mwh1409960072737
Ixiasoft
1.8.6.4. 乗算累算器と乗算加算器
Precision Synthesisソフトウェアを使用すると、プロジェクト内または特定のモジュール内で乗算累算器または乗算加算器の実装に使用されるデバイスリソースを制御できます。
Precision Synthesisソフトウェアは、HDLコードの乗算累算器または乗算加算器を検出し、ALTMULT_ACCUMまたはALTMULT_ADD IPコアを推測します。これによって、ロジックがDSPブロックに配置されます。あるいは、ソフトウェアがこれらのファンクションをデバイスatomに直接マッピングして、乗算器が適切なタイプのロジックに実装されます。
注: Precision Synthesisソフトウェアは、ターゲットのデバイスファミリーに専用DSPブロックがある場合にのみ、上記ファンクションの推測をサポートします。
インテルデバイスのDSPブロックに関する詳細については、適切なインテルデバイスファミリーのハンドブックおよびデバイス固有のドキュメントを参照してください。特定のDSPブロックがどのファンクションを実装できるかの詳細については、アルテラのWebサイトのDSPソリューション・センターを参照してください。
HDLコードにおける乗算累算器および乗算加算器のIPコア推測に関する詳細については、インテルの推奨されるHDLコーディング・スタイルとMentor GraphicsのPrecision Synthesisスタイル・ガイドラインを参照してください。