インテルのみ表示可能 — GUID: mwh1409960045946
Ixiasoft
1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
インテルのみ表示可能 — GUID: mwh1409960045946
Ixiasoft
1.6.1. タイミング制約の設定
Precision Synthesisソフトウェアは、最良の結果を提供するために、業界標準の.sdcファイル形式に基づいてタイミング制約を使用します。 タイミング制約がないと、タイミング分析が不完全になり、タイミングエラーが検出されない場合があります。Precision Synthesisソフトウェアは、デザインが完全かつ正確に制約されていることを保証するため、合成前に制約分析を行います。.sdc形式のタイミング制約を含む<project name>_pnr_constraints.sdcファイルが インテル® Quartus® Prime開発ソフトウェアで生成されます。
注: .sdcファイル形式では、タイミング制約を定義されたクロックに対して設定する必要があるため、他のタイミング制約を適用する前にクロック制約を指定する必要があります。
また、マルチサイクル・パスとフォルスパスの割り当てを使用して要件を緩和したり、ノードをタイミング要件から除外したりすることによって、領域の利用効率を向上させ、ソフトウェアの最適化をデザインの最もクリティカルな部分に集中させることができます。
Synopsys Design Constraintコマンドの構文に関する詳細については、Precision RTL合成ユーザーマニュアル、およびPrecision Synthesisリファレンス・マニュアルを参照してください。