インテルのみ表示可能 — GUID: mwh1409959967091
Ixiasoft
1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
インテルのみ表示可能 — GUID: mwh1409959967091
Ixiasoft
2.8. シミュレーションとフォーマル検証
シミュレーションとフォーマル検証は、デザインプロセスのさまざまな段階で実行できます。配置配線が完了したら、最終的なタイミング分析を実行することができます。
領域およびタイミングの要件を満たしている場合は、 インテル® Quartus® Prime開発ソフトウェアによって生成されるファイルを使用して、インテルデバイスをプログラムまたはコンフィグレーションします。領域またはタイミング要件を満たしていない場合は、Synplifyソフトウェアまたは インテル® Quartus® Prime開発ソフトウェアで制約を変更し、合成を再度実行することができます。インテルではSynplifyソフトウェアでタイミング制約を提供し、 インテル® Quartus® Prime開発ソフトウェアで配置制約を提供することをお勧めします。領域およびタイミングの要件を満たすまで、この処理を繰り返します。
また、 インテル® Quartus® Prime開発ソフトウェアで他のオプションや手法を使用して、領域およびタイミングの要件を満たすこともできます。例えば、WYSIWYG Primitive Resynthesisというオプションを使用すると、 インテル® Quartus® Prime開発ソフトウェア内で.vqmネットリストの最適化を実行できます。
注: Synplifyおよび インテル® Quartus® Prime開発ソフトウェアのオプションを使用しても、領域およびタイミングの要件を満たすことができない場合は、ソースコードを修正する必要があります。