インテル® Quartus® Prime プロ・エディション ユーザーガイド: サードパーティー合成

ID 683122
日付 9/24/2018
Public
ドキュメント目次

2.6. Synplifyソフトウェアで生成されるファイル

合成中、Synplifyソフトウェアはいくつかの中間ファイルおよび出力ファイルを生成します。
表 5.  Synplifyの中間ファイルおよび出力ファイル

ファイル拡張子

ファイルの説明

.vqm

.vqm ファイル形式のテクノロジー固有のネットリスト。

インテル® Quartus® Prime開発ソフトウェアでサポートされているすべてのインテル デバイスファミリーに対して.vqmファイルが作成されます。

.scf

タイミング・アナライザーのタイミング制約を含むSynopsys Constraint フォーマット・ファイル。

.tcl

制約と割り当てを含むフォワードアノテートされた制約ファイル。

インテル® Quartus® Prime開発ソフトウェアの.tclファイルはすべてのデバイスに対して作成されます。.tclファイルには、 インテル® Quartus® Primeプロジェクトおよびパス配置の制約を作成し設定するための適切なTclコマンドが含まれています。

.srs

テクノロジーに依存しないRTLネットリスト・ファイル。Synplifyソフトウェアでのみ読み出しが可能です。

.srm

テクノロジー・ビュー・ネットリスト・ファイル。

.acf

MAX+PLUS IIソフトウェアとの下位互換性のための割り当ておよびコンフィグレーション・ファイル。 MAX+PLUS IIソフトウェアでサポートされているデバイスの場合、MAX+PLUS IIの.acfファイルからMAX+PLUS IIの割り当てがインポートされます。

.srr 3

合成レポートファイル。

3 このレポートファイルには、多くの場合、配置配線前の情報に基づく性能見積もりが含まれています。配置配線後は インテル® Quartus® Prime開発ソフトウェアがレポートするfMAXをを使用します。これが唯一信頼できるタイミング情報源です。このレポートファイルには、合成後デバイスリソース利用率の統計が含まれていますが、この情報は配置配線後のリソース利用量を正確に予測しているとは限りません。Synplifyソフトウェアはブラックボックスファンクションや、 インテル® Quartus® Prime開発ソフトウェアが実行するレジスターパッキングで達成されるロジック使用量の低下は考慮していません。レジスターパッキングにより、1つのレジスターとルックアップ・テーブル(LUT)が1つのロジックセルに結合され、ロジックセルの利用率がSynplifyソフトウェアの見積もりよりも低くなります。配置配線後は、 インテル® Quartus® Prime開発ソフトウェアがレポートするデバイス利用率を使用してください。