インテルのみ表示可能 — GUID: mwh1409960063045
Ixiasoft
1.1. Precision RTL Synthesisのサポートについて
1.2. デザインフロー
1.3. インテル デバイスファミリーのサポート
1.4. Precision Synthesis生成ファイル
1.5. Precision Synthesisソフトウェアでのプロジェクトの作成およびコンパイル
1.6. Precision Synthesisデザインのマッピング
1.7. デザイン合成と結果の評価
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
1.9. Mentor GraphicsPrecision*Synthesisサポート改訂履歴
1.8.1. IP Catalogによって生成されたVerilog HDLファイルを使用したIPコアのインスタンス化
1.8.2. IP Catalogによって生成されたVHDLファイルを使用したIPコアのインスタンス化
1.8.3. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
1.8.4. 生成されたVerilog HDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.5. 生成されたVHDLファイルを使用したブラックボックスIPファンクションのインスタンス化
1.8.6. HDLコードからのインテルFPGA IPコアの推測
2.10.1.1. IP Catalogによって生成されたVerilog HDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.2. IP Catalogによって生成されたVHDLファイルを使用したインテル FPGA IPコアのインスタンス化
2.10.1.3. インスタンス化されたインテル FPGA IPコアに対するSynplifyのデフォルト動作の変更
2.10.1.4. IP Catalogとパラメーター・エディターを使用した知的財産のインスタンス化
2.10.1.5. 生成されたVerilog HDLファイルを使用したブラックボックス・コアのインスタンス化
2.10.1.6. 生成されたVerilogファイルを使用したブラックボックスIPコアのインスタンス化
2.10.1.7. ブラックボックスを作成するためのその他のSynplifyソフトウェアの属性
インテルのみ表示可能 — GUID: mwh1409960063045
Ixiasoft
1.8. インテルFPGA IPコアおよびアーキテクチャーに特有の機能のガイドライン
インテルでは、LPM、デバイス固有の インテル® FPGA IP、およびサードパーティーのパートナーを通じて入手できるパラメーター化可能なIPを提供しています。IPコアは、HDLコードでIPコアをインスタンス化するか、汎用HDLコードから特定のファンクションを推測することによって使用できます。
HDLコードでPLLなどのIPコアをインスタンス化する場合は、ポートおよびパラメーター定義を使用してファンクションをインスタンス化およびパラメーター化するか、パラメーター・エディターでファンクションをカスタマイズできます。インテルでは、IPカタログとパラメーター・エディターを使用して、 インテル® Quartus® Prime開発ソフトウェア内にグラフィカル・インタフェースを提供し、デザインに使用可能なIPコアをパラメーター化することをお勧めします。
Precision Synthesisソフトウェアは、特定のタイプのHDLコードを自動認識し、適切なIPコアを推測します。