インテルのみ表示可能 — GUID: mwh1409958298944
Ixiasoft
1.6.2.2.1. Aldec ActiveHDL*またはRiviera Pro* Simulatorセットアップ・スクリプトの入手
1.6.2.2.2. Cadence Incisive* Simulatorセットアップ・スクリプトの入手
1.6.2.2.3. Cadence Xcelium* シミュレーター・セットアップ・スクリプトのソーシング
1.6.2.2.4. Mentor Graphics ModelSim* Simulatorセットアップ・スクリプトの入手
1.6.2.2.5. Synopsys VCS* Simulatorセットアップ・スクリプトの入手
1.6.2.2.6. Synopsys VCS* MX Simulatorセットアップ・スクリプトの入手
インテルのみ表示可能 — GUID: mwh1409958298944
Ixiasoft
1.6. インテル® FPGA IPコアのシミュレーション
インテル® Quartus® Primeソフトウェアは、サポートされるEDAシミュレーターでのアルテラIP コアのRTLおよびゲートレベルのシミュレーションをサポートしています。ソフトウェアは、各IP コア向けの機能シミュレーション・モデル、テストベンチ(またはデザイン例)、およびベンダ向けに特化したシミュレーター・セットアップ・スクリプトを含む各IP コア向けのシミュレーション・ファイルをIP生成時に生成します。 IP コアとともに生成された機能シミュレーション・モデルやテストベンチまたはデザイン例を、シミュレーションに使用できます。また、IP生成出力には、あらゆるテストベンチをコンパイルおよび動作させるためのスクリプトも含まれます。生成されたスクリプトには、IP コアをシミュレーションするために必要な全てのモデルまたはライブラリーがリストされています。
インテル® Quartus® Primeソフトウェアは、ユーザーのシミュレーターとの統合を提供し、また、ユーザー・スクリプトおよびカスタム・シミュレーション・フローを含む、多様なシミュレーション・フローをサポートしています。いずれのフローを選択したとしても、IP コアのシミュレーションは以下のステップを伴います。
- シミュレーション・モデル、テストベンチ(またはデザイン例)、シミュレーター・セットアップ・スクリプト・ファイルを生成します。
- シミュレーター環境とシミュレーション・スクリプトを設定します。
- シミュレーション・モデル・ライブラリーをコンパイルします。
- シミュレータを動作させます。