サードパーティー・シミュレーション・ユーザーガイド: インテル® Quartus® Prime プロ・エディション

ID 683870
日付 5/07/2018
Public
ドキュメント目次

1.2. シミュレーション・レベル

インテル® Quartus® Prime開発ソフトウェアは、サポートされているEDAシミュレーターでIPコアのRTLレベルおよびゲートレベルのシミュレーションをサポートしています。
表 2.  サポートされているシミュレーション・レベル
シミュレーション・レベル 説明 シミュレーション入力
RTL インテルおよびIPプロバイダーによって提供されるシミュレーション・モデルで、Verilog HDL、SystemVerilog、VHDLデザインのソースコードを使用したサイクル精度シミュレーション
  • デザインソース/テストベンチ
  • インテル・シミュレーション・ライブラリー
  • インテル FPGA IPプレーンテキストあるいはIEEE暗号化RTLモデル
  • IPシミュレーション・モデル
  • インテル FPGA IP機能シミュレーション・モデル
  • インテル FPGA IPバス機能モデル
  • 検証IP
ゲートレベル機能 ポストシンセシスまたはポストフィット機能ネットリストを使用して、ポストシンセシス機能ネットリストあるいはポストフィット機能ネットリストを検証するシミュレーション
  • テストベンチ
  • インテル・シミュレーション・ライブラリー
  • ポストシンセシス機能ネットリストあるいはポストフィット機能ネットリスト
  • インテル FPGA IPバス機能モデル