インテルのみ表示可能 — GUID: mwh1410383473101
Ixiasoft
1.6.2.2.1. Aldec ActiveHDL*またはRiviera Pro* Simulatorセットアップ・スクリプトの入手
1.6.2.2.2. Cadence Incisive* Simulatorセットアップ・スクリプトの入手
1.6.2.2.3. Cadence Xcelium* シミュレーター・セットアップ・スクリプトのソーシング
1.6.2.2.4. Mentor Graphics ModelSim* Simulatorセットアップ・スクリプトの入手
1.6.2.2.5. Synopsys VCS* Simulatorセットアップ・スクリプトの入手
1.6.2.2.6. Synopsys VCS* MX Simulatorセットアップ・スクリプトの入手
インテルのみ表示可能 — GUID: mwh1410383473101
Ixiasoft
3.2. VCSおよびVCS MXのガイドライン
次のガイドラインは、VCSあるいはVCS MXソフトウェアを使用するインテル FPGAデザインのシミュレーションに適用されます。
- systemverilogパッケージが定義されるため、altera_lnsim.svの-vオプションは指定しないでください。
- すべての.vファイルがverilog 2001ファイルとしてコンパイルされ、その他のファイルがsystemverilogファイルとしてコンパイルされるようするには、-verilogおよび+verilog2001ext+.vファイルを追加してください。
- Stratix® V以降のデバイスファミリーには、VCSおよびVCS MX用のIEEE暗号化シミュレーション・ファイルが含まれているため、-lcaオプションを追加してください。
- ピコ秒の分解能を確保するには、-timescale=1ps/1psを追加してください。