MAX 10 エンベデッド・メモリー・ユーザーガイド

ID 683431
日付 2/21/2017
Public
ドキュメント目次

6.1. MAX® 10デバイスのROM: 1-PORT IPコア信号

表 20.  ROM: 1-PORT IPコア入力信号
信号 必須 説明
address あり メモリーへのアドレス入力。
addressstall_a オプション addressstall_aポートが High である間、address_aポートの以前のアドレスを保持するためのアドレス・クロック・イネーブル入力。
rden オプション rdaddressポートの読み出しイネーブル入力。use_eabパラメーターがOFFに設定される場合、rdenポートがサポートされます。他のメモリーブロックで読み出しイネーブル機能を使用する場合は、IP をインスタンス化します。
clock あり 以下のリストは、どのメモリークロックをclockポートに接続する必要があるのか、また異なるクロックモードでのポート同期について説明しています。
  • シングル・クロック—シングル・ソース・クロックをclockポートに接続します。レジスターされたすべてのポートは、同じソースクロックで同期化されます。
  • 読み出し/書き込み—書き込みクロックをclockポートに接続します。data_aポート、address_aポート、wren_aポート、およびbyteena_aポートなどの書き込み動作に関連するすべてのレジスターされたポートは、書き込みクロックで同期化されます。
  • 入力/出力—入力クロックをclockポートに接続します。レジスターされたすべての入力ポートは、入力クロックで同期化されます。
  • 独立クロック—ポートAクロックをclockポートに接続します。ポートAのレジスターされたすべての入力および出力ポートは、ポートAクロックで同期化されます。
clken オプション clockポートのクロックイネーブル入力。
inclock あり 以下のリストは、どのメモリークロックをinclockポートに接続する必要があるのか、また異なるクロックモードでのポート同期について説明しています。
  • シングル・クロック—シングル・ソース・クロックをinclockポートとoutclockポートに接続します。レジスターされたすべてのポートは、同じソースクロックで同期化されます。
  • 読み出し/書き込み—書き込みクロックをinclockポートに接続します。dataポート、wraddressポート、wrenポート、およびbyteenaポートなどの書き込み動作に関連するレジスターされたすべてのポートは、書き込みクロックで同期化されます。
  • 入力/出力—入力クロックをinclockポートに接続します。レジスターされたすべての入力ポートは、入力クロックで同期化されます。
inclocken オプション inclockポートのクロックイネーブル入力。
outclock あり 以下のリストは、どのメモリークロックをoutclockポートに接続する必要があるのか、また異なるクロックモードでのポート同期について説明しています。
  • シングル・クロック—シングル・ソース・クロックをinclockポートとoutclockポートに接続します。レジスターされたすべてのポートは、同じソースクロックで同期化されます。
  • 読み出し/書き込み—読み出しクロックをoutclockポートに接続します。rdaddressポート、rdrenポート、およびqポートなどの読み出し動作に関連するレジスターされたすべてのポートは、読み出しクロックで同期化されます。
  • 入力/出力—出力クロックをoutclockポートに接続します。レジスターされたqポートは、出力クロックで同期化されます。
outclocken オプション outclockポートのクロックイネーブル入力。
表 21.  ROM: 1-PORT IPコア出力信号
信号 必須 説明
q あり メモリーからのデータ出力。qポートが必要であり、幅は data ポートの幅と等しいものである必要があります。