インテルのみ表示可能 — GUID: eis1395907076727
Ixiasoft
1. MAX® 10エンベデッド・メモリーの概要
2. MAX® 10エンベデッド・メモリーのアーキテクチャーと機能
3. MAX® 10エンベデッド・メモリーのデザイン検討事項
4. RAM: 1-PORT IP コア・リファレンス
5. RAM: 2-PORT IP コア・リファレンス
6. ROM: 1-PORT IPコア・リファレンス
7. ROM: 2-PORT IPコア・リファレンス
8. シフトレジスター(RAMベース)IP コア・リファレンス
9. FIFO IPコア・リファレンス
10. ALTMEMMULT IPコア・リファレンス
11. MAX 10 エンベデッド・メモリー・ユーザーガイドの追加情報
インテルのみ表示可能 — GUID: eis1395907076727
Ixiasoft
6.1. MAX® 10デバイスのROM: 1-PORT IPコア信号
信号 | 必須 | 説明 |
---|---|---|
address | あり | メモリーへのアドレス入力。 |
addressstall_a | オプション | addressstall_aポートが High である間、address_aポートの以前のアドレスを保持するためのアドレス・クロック・イネーブル入力。 |
rden | オプション | rdaddressポートの読み出しイネーブル入力。use_eabパラメーターがOFFに設定される場合、rdenポートがサポートされます。他のメモリーブロックで読み出しイネーブル機能を使用する場合は、IP をインスタンス化します。 |
clock | あり | 以下のリストは、どのメモリークロックをclockポートに接続する必要があるのか、また異なるクロックモードでのポート同期について説明しています。
|
clken | オプション | clockポートのクロックイネーブル入力。 |
inclock | あり | 以下のリストは、どのメモリークロックをinclockポートに接続する必要があるのか、また異なるクロックモードでのポート同期について説明しています。
|
inclocken | オプション | inclockポートのクロックイネーブル入力。 |
outclock | あり | 以下のリストは、どのメモリークロックをoutclockポートに接続する必要があるのか、また異なるクロックモードでのポート同期について説明しています。
|
outclocken | オプション | outclockポートのクロックイネーブル入力。 |
信号 | 必須 | 説明 |
---|---|---|
q | あり | メモリーからのデータ出力。qポートが必要であり、幅は data ポートの幅と等しいものである必要があります。 |