MAX 10 エンベデッド・メモリー・ユーザーガイド

ID 683431
日付 2/21/2017
Public
ドキュメント目次

8.2. MAX® 10デバイスのシフトレジスター(RAMベース)IP コアのパラメーター

表 28.   MAX® 10デバイスのシフトレジスター(RAMベース)IP コアのパラメーター この表は、 MAX® 10デバイスに適用可能なIPコアのパラメータをリストしています。   
オプション 説明
How wide should the "shiftin" input and the "shiftout" output buses be? 1、2、3、4、5、6、7、8、12、16、24、32、48、64、96、128、192、および 256 入力パターンの幅を指定します。
How many taps would you like? 1、2、3、4、5、6、7、8、12、16、24、32、48、64、96、および 128 シフトレジスターに沿った等間隔タップの数を指定します。
Create groups for each tap output On/Off 各タップの出力にグループを作成します。
How wide should the distance between taps be? 3、4、5、6、7、8、16、32、64、および 128 クロックサイクルで等間隔タップ間の距離を指定します。この数値は使用するRAMワードの数に変換します。値は3以上である必要があります。
Create a clock enable port On/Off clkenポートを作成します。
Create an asynchronous clear port On/Off aclrポートを作成します。
What should the RAM block type be? Auto、M9K RAMブロックタイプを指定します。