インテルのみ表示可能 — GUID: eis1395661860193
Ixiasoft
1. MAX® 10エンベデッド・メモリーの概要
2. MAX® 10エンベデッド・メモリーのアーキテクチャーと機能
3. MAX® 10エンベデッド・メモリーのデザイン検討事項
4. RAM: 1-PORT IP コア・リファレンス
5. RAM: 2-PORT IP コア・リファレンス
6. ROM: 1-PORT IPコア・リファレンス
7. ROM: 2-PORT IPコア・リファレンス
8. シフトレジスター(RAMベース)IP コア・リファレンス
9. FIFO IPコア・リファレンス
10. ALTMEMMULT IPコア・リファレンス
11. MAX 10 エンベデッド・メモリー・ユーザーガイドの追加情報
インテルのみ表示可能 — GUID: eis1395661860193
Ixiasoft
8.2. MAX® 10デバイスのシフトレジスター(RAMベース)IP コアのパラメーター
オプション | 値 | 説明 | ||
---|---|---|---|---|
How wide should the "shiftin" input and the "shiftout" output buses be? | 1、2、3、4、5、6、7、8、12、16、24、32、48、64、96、128、192、および 256 | 入力パターンの幅を指定します。 | ||
How many taps would you like? | 1、2、3、4、5、6、7、8、12、16、24、32、48、64、96、および 128 | シフトレジスターに沿った等間隔タップの数を指定します。 | ||
Create groups for each tap output | On/Off | 各タップの出力にグループを作成します。 | ||
How wide should the distance between taps be? | 3、4、5、6、7、8、16、32、64、および 128 | クロックサイクルで等間隔タップ間の距離を指定します。この数値は使用するRAMワードの数に変換します。値は3以上である必要があります。 | ||
Create a clock enable port | On/Off | clkenポートを作成します。 | ||
Create an asynchronous clear port | On/Off | aclrポートを作成します。 | ||
What should the RAM block type be? | Auto、M9K | RAMブロックタイプを指定します。 |