インテルのみ表示可能 — GUID: eis1395662183550
Ixiasoft
1. MAX® 10エンベデッド・メモリーの概要
2. MAX® 10エンベデッド・メモリーのアーキテクチャーと機能
3. MAX® 10エンベデッド・メモリーのデザイン検討事項
4. RAM: 1-PORT IP コア・リファレンス
5. RAM: 2-PORT IP コア・リファレンス
6. ROM: 1-PORT IPコア・リファレンス
7. ROM: 2-PORT IPコア・リファレンス
8. シフトレジスター(RAMベース)IP コア・リファレンス
9. FIFO IPコア・リファレンス
10. ALTMEMMULT IPコア・リファレンス
11. MAX 10 エンベデッド・メモリー・ユーザーガイドの追加情報
インテルのみ表示可能 — GUID: eis1395662183550
Ixiasoft
8.1. MAX® 10デバイスのシフトレジスター(RAMベース)IP コア信号
信号 | 必須 | 説明 |
---|---|---|
shiftin[] | あり | シフターへのデータ入力。入力ポートWIDTHビット幅です。 |
clock | あり | ポジティブ・エッジ・トリガ・クロック。 |
clken | なし | clockポートのクロックイネーブル。デフォルトでは、clkenはVCCです。 |
aclr | なし | シフト・レジスター・チェーンのコンテンツを非同期クリアーします。shiftout 出力はaclr信号がアサートされると直ちにクリアーされます。 |
信号 | 必須 | 説明 |
---|---|---|
shiftout[] | あり | シフトレジスターの終端からの出力。出力ポートWIDTHビット幅です。 |
taps[] | あり | シフトレジスターに沿った等間隔のタップからの出力。出力ポートWIDTH * NUMBER_OF_TAPS幅です。このポートは、シフトレジスターに沿ったすべての等間隔タップ(各WIDTHビット)の集合体です。 |