MAX 10 エンベデッド・メモリー・ユーザーガイド

ID 683431
日付 2/21/2017
Public
ドキュメント目次

8.1. MAX® 10デバイスのシフトレジスター(RAMベース)IP コア信号

表 26.  シフトレジスター(RAMベース)IP コア入力信号
信号 必須 説明
shiftin[] あり シフターへのデータ入力。入力ポートWIDTHビット幅です。
clock あり ポジティブ・エッジ・トリガ・クロック。
clken なし clockポートのクロックイネーブル。デフォルトでは、clkenはVCCです。
aclr なし シフト・レジスター・チェーンのコンテンツを非同期クリアーします。shiftout 出力はaclr信号がアサートされると直ちにクリアーされます。
表 27.  シフトレジスター(RAMベース)IP コア出力信号
信号 必須 説明
shiftout[] あり シフトレジスターの終端からの出力。出力ポートWIDTHビット幅です。
taps[] あり シフトレジスターに沿った等間隔のタップからの出力。出力ポートWIDTH * NUMBER_OF_TAPS幅です。このポートは、シフトレジスターに沿ったすべての等間隔タップ(各WIDTHビット)の集合体です。