インテルのみ表示可能 — GUID: sam1394768292033
Ixiasoft
3.1. ガイドライン:VCCIO範囲における検討事項
3.2. ガイドライン: 電圧リファレンスのI/O規格に関する制約
3.3. ガイドライン:LVTTL / LVCMOS入力バッファのクランプ・ダイオードを有効にする
3.4. ガイドライン: LVDSのI/O制約規則に対する準拠
3.5. ガイドライン:I/O制約のルール
3.6. ガイドライン:アナログ-デジタル・コンバータのI/O制約
3.7. ガイドライン: 外部メモリー・インターフェイスのI/Oに関する制約
3.8. ガイドライン:兼用コンフィグレーション・ピン
3.9. ガイドライン: MAX® 10 E144パッケージのクロックおよびデータ入力信号
インテルのみ表示可能 — GUID: sam1394768292033
Ixiasoft
1.2. MAX® 10 I/Oバーティカル・マイグレーション・サポート
図 1. MAX® 10デバイス・マイグレーションの範囲
- 矢印はマイグレーション・パスを表し、各バーティカル・マイグレーション・パスに含まれるデバイスが影付きで示されています。パッケージには、複数のマイグレーション・パスを持つものもあります。より少ないI/Oリソースを持つデバイスは、同じパス内でも明るい色で示されています。
- 同じマイグレーション・パス内の製品ラインで完全なI/Oマイグレーションを達成するには、I/O数が最も低い製品ラインに合わせてI/Oの使用を制限します。
注: ピン・マイグレーションの互換性を確認するには、 Quartus® PrimeソフトウェアのPin PlannerでPin Migration Viewウィンドウを使用します。
関連情報