インテルのみ表示可能 — GUID: sam1394083817939
Ixiasoft
3.1. ガイドライン:VCCIO範囲における検討事項
3.2. ガイドライン: 電圧リファレンスのI/O規格に関する制約
3.3. ガイドライン:LVTTL / LVCMOS入力バッファのクランプ・ダイオードを有効にする
3.4. ガイドライン: LVDSのI/O制約規則に対する準拠
3.5. ガイドライン:I/O制約のルール
3.6. ガイドライン:アナログ-デジタル・コンバータのI/O制約
3.7. ガイドライン: 外部メモリー・インターフェイスのI/Oに関する制約
3.8. ガイドライン:兼用コンフィグレーション・ピン
3.9. ガイドライン: MAX® 10 E144パッケージのクロックおよびデータ入力信号
インテルのみ表示可能 — GUID: sam1394083817939
Ixiasoft
2.3.2.10. プログラマブル・エミュレーション差動出力
MAX® 10デバイスは、IOEのペアが双方向I/Oピンを駆動する、エミュレーション差動出力をサポートします。
エミュレーション差動出力機能は、以下のI/O規格でサポートされます。
- 差動SSTL-2 Class IおよびClass II
- 差動SSTL-18 Class IおよびClass II
- 差動SSTL-15 Class IおよびClass II
- 差動SSTL-15
- 差動SSTL-135
- 差動1.8 V HSTL Class IおよびClass II
- 差動1.5 V HSTL Class IおよびClass II
- 差動1.2 V HSTL Class IおよびClass II
- 差動HSUL-12
- LVDS 3R
- Mini-LVDS 3R
- PPDS 3R
- RSDS 1Rおよび3R
- BLVDS
- SLVS
- Sub-LVDS