インテルのみ表示可能 — GUID: iwq1599531548487
Ixiasoft
2.1. インテル® Agilex™ エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.2. アドレス・クロック・イネーブルのサポート
2.3. 非同期クリアと同期クリア
2.4. メモリーブロックの誤り訂正コード (ECC) のサポート
2.5. インテル® Agilex™ エンベデッド・メモリーのクロックモード
2.6. インテル® Agilex™ エンベデッド・メモリーのコンフィグレーション
2.7. Force-to-Zero
2.8. コヒーレント読み出しメモリー
2.9. フリーズロジック
2.10. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.11. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.12. M20Kブロックのタイミングまたは消費電力最適化の機能
2.13. インテル® Agilex™ でサポートされるエンベデッド・メモリーIP
4.3.1. FIFO Intel® FPGA IPのリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFOの機能におけるタイミング要件
4.3.5. SCFIFOのALMOST_EMPTY機能のタイミング
4.3.6. FIFOの出力ステータスフラグとレイテンシー
4.3.7. FIFOの準安定状態の保護および関連オプション
4.3.8. FIFOの同期クリアと非同期クリアの影響
4.3.9. SCFIFOおよびDCFIFOのShow-aheadモード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFOのタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーのECC機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IPのパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: iwq1599531548487
Ixiasoft
3.7. クロック信号と他の制御信号の同時変更に関する制約
イベントベースのシミュレーターでエンベデッド・メモリーのシミュレーション・モデルを使用してシミュレーションを実行する場合は、クロック信号と他の制御信号 (つまり、アドレス信号とデータ信号) を同時に変更しないようにする必要があります。例えば、読み出しイネーブル信号を正のクロックエッジの到着と同時に変更すると、シミュレーターは、読み出しイネーブル信号が正のクロックエッジの後または前に発生するようにスケジュールします。つまり、読み出しイネーブルと正のクロックエッジ間でデルタ遅延が発生し、シミュレーションで予期しない動作が発生する可能性があります。この予期しない動作を回避するため、 インテル® では、クロック信号と他の制御信号の間に遅延を挿入することを推奨しています。