インテルのみ表示可能 — GUID: mhi1464702484831
Ixiasoft
2.1. インテル® Agilex™ エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.2. アドレス・クロック・イネーブルのサポート
2.3. 非同期クリアと同期クリア
2.4. メモリーブロックの誤り訂正コード (ECC) のサポート
2.5. インテル® Agilex™ エンベデッド・メモリーのクロックモード
2.6. インテル® Agilex™ エンベデッド・メモリーのコンフィグレーション
2.7. Force-to-Zero
2.8. コヒーレント読み出しメモリー
2.9. フリーズロジック
2.10. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.11. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.12. M20Kブロックのタイミングまたは消費電力最適化の機能
2.13. インテル® Agilex™ でサポートされるエンベデッド・メモリーIP
4.3.1. FIFO Intel® FPGA IPのリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFOの機能におけるタイミング要件
4.3.5. SCFIFOのALMOST_EMPTY機能のタイミング
4.3.6. FIFOの出力ステータスフラグとレイテンシー
4.3.7. FIFOの準安定状態の保護および関連オプション
4.3.8. FIFOの同期クリアと非同期クリアの影響
4.3.9. SCFIFOおよびDCFIFOのShow-aheadモード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFOのタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーのECC機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IPのパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: mhi1464702484831
Ixiasoft
4.2.2.1. eSRAMの仕様
次の表は、eSRAM Intel Agilex FPGA IPの仕様をまとめたものです。
機能 | 詳細 | 値 | 説明 |
---|---|---|---|
クロック周波数 | -1 -2 -3 |
200MHz - 750MHz 200MHz - 640MHz 200MHz - 500Mhz |
— |
バンク容量 | — |
64Kb |
各バンクは (1024) 1K x 64ビットです。 |
チャネルあたりのバンク | — | 32 |
— |
チャネル容量 | — |
2.048Mb |
— |
eSRAMあたりの ポート | — | 4 |
各ポートは2つのチャネルで構成されます。 |
eSRAM容量 | — |
16.384Mb |
— |
インターフェイス・データ幅 | — |
x64 |
最大幅 |
読み出しレイテンシー6 | — |
7 + 2 7 |
— |
書き込みレイテンシー | — | 0 + 2 7 | eSRAMに発行される書き込みコマンドのレイテンシーは0サイクルです。 |
消費電力 (eSRAMシステムあたり) | — |
静的: 192mW 動的: 1.08mW/MHz |
— |
6 読み出しレイテンシーは、読み出しコマンドがインターフェイスに提供されてから、有効な読み出しデータが返されるまでで測定されます。
7 eSRAMとインターフェイスしているレジスターのために、読み出し/書き込みレイテンシーで+2が追加され、ルーティングとタイミングの要件を満たします。