インテルのみ表示可能 — GUID: vgo1440058335615
Ixiasoft
2.1. インテル® Agilex™ エンベデッド・メモリー・ブロックにおけるバイト・イネーブル
2.2. アドレス・クロック・イネーブルのサポート
2.3. 非同期クリアと同期クリア
2.4. メモリーブロックの誤り訂正コード (ECC) のサポート
2.5. インテル® Agilex™ エンベデッド・メモリーのクロックモード
2.6. インテル® Agilex™ エンベデッド・メモリーのコンフィグレーション
2.7. Force-to-Zero
2.8. コヒーレント読み出しメモリー
2.9. フリーズロジック
2.10. トゥルー・デュアルポートのデュアルクロック・エミュレーター
2.11. 読み出しアドレスレジスターと書き込みアドレスレジスターの初期値
2.12. M20Kブロックのタイミングまたは消費電力最適化の機能
2.13. インテル® Agilex™ でサポートされるエンベデッド・メモリーIP
4.3.1. FIFO Intel® FPGA IPのリリース情報
4.3.2. コンフィグレーション方法
4.3.3. 仕様
4.3.4. FIFOの機能におけるタイミング要件
4.3.5. SCFIFOのALMOST_EMPTY機能のタイミング
4.3.6. FIFOの出力ステータスフラグとレイテンシー
4.3.7. FIFOの準安定状態の保護および関連オプション
4.3.8. FIFOの同期クリアと非同期クリアの影響
4.3.9. SCFIFOおよびDCFIFOのShow-aheadモード
4.3.10. 異なる入力幅と出力幅
4.3.11. DCFIFOのタイミング制約の設定
4.3.12. 手動インスタンス化のコーディング例
4.3.13. デザイン例
4.3.14. クロック・ドメイン・クロッシングでのグレイコード・カウンター転送
4.3.15. エンベデッド・メモリーのECC機能に関するガイドライン
4.3.16. FIFO Intel® FPGA IPのパラメーター
4.3.17. リセットスキーム
インテルのみ表示可能 — GUID: vgo1440058335615
Ixiasoft
2.1.1. バイト・イネーブル制御
バイト・イネーブル [1:0] | 書き込まれるデータビット | |
---|---|---|
11 (デフォルト) | [9:5] | [4:0] |
10 | [9:5] | 該当なし |
01 | 該当なし | [4:0] |
00 | 該当なし | 該当なし |
バイト・イネーブル [1:0] | 書き込まれるデータビット | |
---|---|---|
11 (デフォルト) | [19:10] | [9:0] |
10 | [19:10] | 該当なし |
01 | 該当なし | [9:0] |
00 | 該当なし | 該当なし |
バイト・イネーブル [3:0] | 書き込まれるデータビット | |||
---|---|---|---|---|
1111 (デフォルト) | [39:30] | [29:20] | [19:10] | [9:0] |
1110 | [39:30] | [29:20] | [19:10] | 該当なし |
1101 | [39:30] | [29:20] | 該当なし | [9:0] |
1100 | [39:30] | [29:20] | 該当なし | 該当なし |
1011 | [39:30] | 該当なし | [19:10] | [9:0] |
1010 | [39:30] | 該当なし | [19:10] | 該当なし |
1001 | [39:30] | 該当なし | 該当なし | [9:0] |
1000 | [39:30] | 該当なし | 該当なし | 該当なし |
0111 | 該当なし | [29:20] | [19:10] | [9:0] |
0110 | 該当なし | [29:20] | [19:10] | 該当なし |
0101 | 該当なし | [29:20] | 該当なし | [9:0] |
0100 | 該当なし | [29:20] | 該当なし | 該当なし |
0011 | 該当なし | 該当なし | [19:10] | [9:0] |
0010 | 該当なし | 該当なし | [19:10] | 該当なし |
0001 | 該当なし | 該当なし | 該当なし | [9:0] |
0000 | 該当なし | 該当なし | 該当なし | 該当なし |