インテル® Agilex™ デバイス・データシート

ID 683301
日付 6/02/2021
Public
ドキュメント目次

DPAロック時間の仕様

表 39.   インテル® Agilex™デバイスのDPAロック時間の仕様

DPAロック時間は1チャネル分です。1つのデータ遷移は、0から1または1から0への遷移として定義されます。

仕様ステータスについては、データシートのステータスの表を参照してください。

規格 トレーニング・パターン トレーニング・パターン1回に発生するデータ遷移数 256データ遷移ごとの反復数53 最大データ遷移
SPI-4 00000000001111111111 2 128 768
Parallel Rapid I/O 00001111 2 128 768
10010000 4 64 768
その他 10101010 8 32 768
01010101 8 32 768
53 これは記載トレーニング・パターンが256のデータ遷移を実現するための反復数です。