インテル® Agilex™ デバイス・データシート

ID 683301
日付 6/02/2021
Public
ドキュメント目次

Rタイルのレシーバーの仕様

表 61.   インテル® Agilex™デバイスのRタイルのレシーバーの仕様仕様ステータスについては、データシートのステータスの表を参照してください。
シンボル/説明 条件 すべてのトランシーバーのスピードグレード 単位
最小値 標準値 最大値
サポートされているI/O規格 PCIe* High-Speed Differential I/O
CXL High-Speed Differential I/O
ピーク・ツー・ピーク差動入力電圧VID (diff p-p) PCIe* 2.5 GT/s74 175 1,200 mVPP
PCIe* 5.0 GT/s74 100 1,200 mVPP
PCIe* 8.0 GT/s74 25 1,200 mVPP
PCIe* 16.0 GT/s74 15 800 mVPP
PCIe* 32.0 GT/s74 15 800 mVPP
CXL 8.0 GT/s74 25 1,200 mVPP
CXL 16.0 GT/s74 15 800 mVPP
CXL 32.0 GT/s74 15 800 mVPP
差動オンチップ終端抵抗 PCIe* 80 100 120 Ω
CXL 80 100 120 Ω
RCOMP PCIe* 75 148.5 150 151.5 Ω
CXL75 148.5 150 151.5 Ω
74 2.5 GT/sおよび5 GT/sでのPCIe*の場合、VIDはTP2で測定されます。TP2は、テスト対象のデバイスでアクセス可能なテストポイントです。PCIe*とCXL 8.0 GT/s、16.0 GT/sおよび32.0 GT/sの場合、VIDはTP2Pで測定されます。TP2Pは、動作RxパッケージとRxイコライゼーションの効果を理解するリファレンス・ポイントを定義し、重要なアイの高さおよびアイの幅の制限を定義できる唯一の位置を表しています。
75 RCOMPを150 Ωで接続すると、PCIe*およびCXLチャネルのオンチップ終端が100 Ωにキャリブレーションされます。