インテル® Agilex™ デバイス・データシート

ID 683301
日付 6/02/2021
Public
ドキュメント目次

キャリブレーションなしOCTの抵抗許容差の仕様

表 17.   インテル® Agilex™デバイスのキャリブレーションなしOCTの抵抗許容差の仕様 (GPIOバンクの場合)

この表では、PVTの変更に対するインテル® Agilex™ GPIOのキャリブレーションなしOCTの抵抗許容差を一覧表示しています。

仕様ステータスについては、データシートのステータスの表を参照してください。

シンボル 説明 条件 (V) キャリブレーション精度 単位
34Ωおよび40Ω RS キャリブレーションなしの内部直列終端 (34Ωおよび40Ω設定) VCCIO_PIO = 1.2 -30~+60 %
100Ω RD 内部差動終端 (100Ω設定) VCCIO_PIO = 1.5 ±40 %
VCCIO_PIO = 1.2 ±40 %