インテル® Agilex™ デバイス・データシート

ID 683301
日付 6/02/2021
Public
ドキュメント目次

内部ウィークプルアップ抵抗

コンフィグレーション・ピンとJTAGピンを除くすべてのI/Oピンには、ウィークプルアップをイネーブルするオプションがあります。SDMおよびHPSの場合、コンフィグレーションI/OとペリフェラルI/Oは、ウィークプルアップおよびウィークプルダウンのオプションでサポートされています。

表 19.   インテル® Agilex™デバイスの内部ウィークプルアップ抵抗 (GPIOバンクの場合)仕様ステータスについては、データシートのステータスの表を参照してください。
シンボル 説明 条件 (V) 最小値 標準値 最大値 単位
RPU プログラマブル・プルアップ抵抗オプションをイネーブルしている場合の、ユーザーモードおよびコンフィグレーション前とコンフィグレーション中のI/Oピンのプルアップ抵抗値です。 VCCIO_PIO = 1.2 ±5% 0.5 2.5 15
表 20.   インテル® Agilex™デバイスの内部ウィークプルアップおよびウィークプルダウン抵抗値 (HPSおよびSDM I/Oバンクの場合)仕様ステータスについては、データシートのステータスの表を参照してください。
シンボル 説明 条件 (V) 最小値 標準値 最大値 単位
20 kΩ RPU、20 kΩ RPD プログラマブル・プルアップまたはプルダウン抵抗オプションをイネーブルしている場合の、ユーザーモード時のI/Oピンのプルアップおよびプルダウン抵抗値です。 VCCIO_SDM = 1.8 ±5%、VCCIO_HPS = 1.8 ±5% 15 20 25
50 kΩ RPU、50 kΩ RPD プログラマブル・プルアップまたはプルダウン抵抗オプションをイネーブルしている場合の、ユーザーモード時のI/Oピンのプルアップおよびプルダウン抵抗値です。 VCCIO_SDM = 1.8 ±5%、VCCIO_HPS = 1.8 ±5% 37.5 50 62.5
80 kΩ RPU、80 kΩ RPD プログラマブル・プルアップまたはプルダウン抵抗オプションをイネーブルしている場合の、ユーザーモード時のI/Oピンのプルアップおよびプルダウン抵抗値です。 VCCIO_SDM = 1.8 ±5%、VCCIO_HPS = 1.8 ±5% 60 80 100