インテルのみ表示可能 — GUID: sob1649110817290
Ixiasoft
4.1. ダイナミック・リコンフィグレーション・デザインとコンフィグレーション・プロファイルの生成
4.2. ダイナミック・リコンフィグレーションの QSF 設定
4.3. QSF で駆動されるフローを使用するダイナミック・リコンフィグレーション
4.4. ダイナミック・リコンフィグレーションの規則
4.5. ハードウェアの状態とコンフィグレーション・プロファイル
4.6. Nios® ベースのダイナミック・リコンフィグレーション・フロー
4.7. Tile Assignment Editor の使用
4.8. ダイナミック・リコンフィグレーション・グループの配置の視覚化
4.9. IP_COLOCATE 階層の割り当て
4.10. 例: マルチレート IP フローを使用するダイナミック・リコンフィグレーション
4.11. 例: ダイナミック・リコンフィグレーションのプログラミング・シーケンス
4.12. ダイナミック・リコンフィグレーション・エラーの回復処理
4.13. プロファイル番号の特定
4.14. マスター・クロック・チャネル
4.15. IP_RECONFIG_GROUP_PARENT QSF 割り当ての使用
4.16. IP コアのシミュレーション
6.1. Dynamic Reconfiguration New Trigger
6.2. Dynamic Reconfiguration Next Profile 0
6.3. Dynamic Reconfiguration Next Profile 1
6.4. Dynamic Reconfiguration Next Profile 2
6.5. Dynamic Reconfiguration Next Profile 3
6.6. Dynamic Reconfiguration Next Profile 4
6.7. Dynamic Reconfiguration Next Profile 5
6.8. Dynamic Reconfiguration Next Profile 6
6.9. Dynamic Reconfiguration Next Profile 7
6.10. Dynamic Reconfiguration Next Profile 8
6.11. Dynamic Reconfiguration Next Profile 9
6.12. Dynamic Reconfiguration Next Profile 10
6.13. Dynamic Reconfiguration Next Profile 11
6.14. Dynamic Reconfiguration Next Profile 12
6.15. Dynamic Reconfiguration Next Profile 13
6.16. Dynamic Reconfiguration Next Profile 14
6.17. Dynamic Reconfiguration Next Profile 15
6.18. Dynamic Reconfiguration Next Profile 16
6.19. Dynamic Reconfiguration Next Profile 17
6.20. Dynamic Reconfiguration Next Profile 18
6.21. Dynamic Reconfiguration Next Profile 19
6.22. Dynamic Reconfiguration Avalon MM Timeout
6.23. Dynamic Reconfiguration TX Channel Reconfiguration
6.24. Dynamic Reconfiguration RX Channel Reconfiguration
6.25. Dynamic Reconfiguration TX Channel in Reset Acknowledgment
6.26. Dynamic Reconfiguration TX Channel out of Reset
6.27. Dynamic Reconfiguration TX Channel Reset Control Init Status
6.28. Dynamic Reconfiguration TX Channel Source Alarm
6.29. Dynamic Reconfiguration RX Channel in Reset Acknowledgment
6.30. Dynamic Reconfiguration RX Channel out of Reset
6.31. Dynamic Reconfiguration RX Channel Reset Control Init Status
6.32. Dynamic Reconfiguration RX Channel Source Alarm
6.33. Dynamic Reconfiguration Local Error Status
インテルのみ表示可能 — GUID: sob1649110817290
Ixiasoft
4.4. ダイナミック・リコンフィグレーションの規則
ダイナミック・リコンフィグレーション・デザインを実装する際は、次の規則に従います。
- 同じシステムクロック PLL 出力をダイナミック・リコンフィグレーション・グループ内のすべての IP に接続する必要があります。
- 同じトポロジーに、ダイナミック・リコンフィグレーション・グループ内のすべての IP が含まれている必要があります。
- ダイナミック・リコンフィグレーション・グループ内のすべての IP を同じ F タイルに配置する必要があります。
- 各 F タイルには、単一の F-Tile Dynamic Reconfiguration Suite Intel® FPGA IP のみを含めることができます。
- 単一の F-Tile Dynamic Reconfiguration Suite Intel® FPGA IP で複数の F タイル上のダイナミック・リコンフィグレーション・グループを制御することはできません。
- IP はいずれも、複数のダイナミック・リコンフィグレーション・グループに含めることはできません。
- 排他的ダイナミック・リコンフィグレーション・グループのみが、(マルチレート IP の) 一次プロファイルとスタートアップ・インスタンスを含めることができます。
- 各マルチレート IP インスタンスとユーザー定義のダイナミック・リコンフィグレーション・グループには、それらに関連付けられている F-Tile Dynamic Reconfiguration Suite Intel® FPGA IP が必要です。