インテルのみ表示可能 — GUID: joc1463527743832
Ixiasoft
インテル® Stratix® 10デバイスおよびトランシーバー・チャネル
PCBスタックアップ選択のガイドライン
高速信号PCB配線に関する推奨事項
FPGAファンアウト領域のデザイン
CFP2/CFP4コネクター・ボード・レイアウトのデザイン・ガイドライン
QSFP+/zSFP/QSFP28コネクター・ボード・レイアウトのデザイン・ガイドライン
SMA 2.4 mmレイアウトのデザイン・ガイドライン
Tyco/Amphenol Interlakenコネクターのデザイン・ガイドライン
電気的仕様
AN 766: インテル® Stratix® 10デバイス 高速信号インターフェイス・レイアウトのデザイン・ガイドライン 文書改訂履歴
インテルのみ表示可能 — GUID: joc1463527743832
Ixiasoft
2.4 mmチャネル仕様
最大28 Gbpsの2.4 mmチャネルで使用可能な定義済みインターフェイスまたは仕様はありません。上記のコネクターのレイアウトデザイン方法は、チャネル内のすべての不連続点から得られる最小反射に基づいています。スタックアップの材料選択と信号配線の全長により、14 GHzで達成可能な最小挿入損失が決まります。