インテルのみ表示可能 — GUID: joc1463516889906
Ixiasoft
インテル® Stratix® 10デバイスおよびトランシーバー・チャネル
PCBスタックアップ選択のガイドライン
高速信号PCB配線に関する推奨事項
FPGAファンアウト領域のデザイン
CFP2/CFP4コネクター・ボード・レイアウトのデザイン・ガイドライン
QSFP+/zSFP/QSFP28コネクター・ボード・レイアウトのデザイン・ガイドライン
SMA 2.4 mmレイアウトのデザイン・ガイドライン
Tyco/Amphenol Interlakenコネクターのデザイン・ガイドライン
電気的仕様
AN 766: インテル® Stratix® 10デバイス 高速信号インターフェイス・レイアウトのデザイン・ガイドライン 文書改訂履歴
インテルのみ表示可能 — GUID: joc1463516889906
Ixiasoft
バージョンB SMA 2.4 mmコネクターの推奨PCBレイアウトデザイン
最適化されたレイアウトにより、ビアGNDリング内の自然空洞モードと、PCB上の他の構造に追加された空洞結合が抑制されます。
図 90. バージョンB 2.4 mmコネクターの起動信号ビアドリル径は10 milです。
D1 : 最上位レイヤーの信号アンチパッド径 = 60mil
D2 : 信号パッド径 = 20 mil
D3 : 内部レイヤーの信号アンチパッド径 = 40 mil
D4 : 選択径 = 118 mil

リファレンス・ダイビング・ボードの幅は、信号トレース幅の少なくとも2倍にしてください。
図 91. コネクターの信号トレースおよびリファレンス・プレーン領域の拡大図
