インテルのみ表示可能 — GUID: joc1463335708172
Ixiasoft
インテル® Stratix® 10デバイスおよびトランシーバー・チャネル
PCBスタックアップ選択のガイドライン
高速信号PCB配線に関する推奨事項
FPGAファンアウト領域のデザイン
CFP2/CFP4コネクター・ボード・レイアウトのデザイン・ガイドライン
QSFP+/zSFP/QSFP28コネクター・ボード・レイアウトのデザイン・ガイドライン
SMA 2.4 mmレイアウトのデザイン・ガイドライン
Tyco/Amphenol Interlakenコネクターのデザイン・ガイドライン
電気的仕様
AN 766: インテル® Stratix® 10デバイス 高速信号インターフェイス・レイアウトのデザイン・ガイドライン 文書改訂履歴
インテルのみ表示可能 — GUID: joc1463335708172
Ixiasoft
アンチパッド半径の掃引
図 41. 各種アンチパッド・サイズでの0402 ACキャパシターの差動リターン損失およびTDRインピーダンスのパフォーマンスこの図で示している長方形のGNDカットアウトは、キャパシター直下に固定されており、変更するのは信号ビア・アンチパッド半径のみです。

ビア・アンチパッドが大きいと、構造のインピーダンスが増加します。22 milのビア・アンチパッドの使用は、0402キャパシターに最適なソリューションです。また、システムの他の部分とのミスマッチが最小限に抑えられます。