インテルのみ表示可能 — GUID: joc1462383536534
Ixiasoft
インテル® Stratix® 10デバイスおよびトランシーバー・チャネル
PCBスタックアップ選択のガイドライン
高速信号PCB配線に関する推奨事項
FPGAファンアウト領域のデザイン
CFP2/CFP4コネクター・ボード・レイアウトのデザイン・ガイドライン
QSFP+/zSFP/QSFP28コネクター・ボード・レイアウトのデザイン・ガイドライン
SMA 2.4 mmレイアウトのデザイン・ガイドライン
Tyco/Amphenol Interlakenコネクターのデザイン・ガイドライン
電気的仕様
AN 766: インテル® Stratix® 10デバイス 高速信号インターフェイス・レイアウトのデザイン・ガイドライン 文書改訂履歴
インテルのみ表示可能 — GUID: joc1462383536534
Ixiasoft
インテル® Stratix® 10デバイスおよびトランシーバー・チャネル
インテル® Stratix® 10デバイスは、サポートされているトランシーバー・チャネルの数によって異なります。次に示すのは、 インテル® Stratix® 10デバイスF2397Bパッケージマップの拡大図です。
図 1. インテル® Stratix® 10 F2397Bデバイス・フロアプランとトランシーバー・ピン部分の拡大表示、およびアプリケーション例


トランシーバー・ピンはデバイスのエッジにあります。パッケージ内にはトランシーバー・ダイが4つあり、これによってサポートできるトランシーバー・チャネルは、F2397Bパッケージで最大96個です。F2397Bパッケージ (U50) の合計サイズは50 mm x 50 mmです。BGAピッチは1 mmです。
赤色のピンはRXペアで、緑色のピンはTXペアです。(TXペアはデバイスのエッジにあり、RXペアはデバイスのさらに奥にあります。)