インテルのみ表示可能 — GUID: joc1463528032416
Ixiasoft
インテル® Stratix® 10デバイスおよびトランシーバー・チャネル
PCBスタックアップ選択のガイドライン
高速信号PCB配線に関する推奨事項
FPGAファンアウト領域のデザイン
CFP2/CFP4コネクター・ボード・レイアウトのデザイン・ガイドライン
QSFP+/zSFP/QSFP28コネクター・ボード・レイアウトのデザイン・ガイドライン
SMA 2.4 mmレイアウトのデザイン・ガイドライン
Tyco/Amphenol Interlakenコネクターのデザイン・ガイドライン
電気的仕様
AN 766: インテル® Stratix® 10デバイス 高速信号インターフェイス・レイアウトのデザイン・ガイドライン 文書改訂履歴
インテルのみ表示可能 — GUID: joc1463528032416
Ixiasoft
2.4 mmデザイン例のパフォーマンス
前のセクションのレイアウトデザイン方法で、コネクター領域での実装を示しています。
図 95. TX0レーンのArria10デバイスSI開発キットのチャネルレイアウトトレースの合計の長さは、コネクターを除いて約4.5インチです。

図 96. コネクターからのシングルエンドTDR測定の拡大図下記の測定に使用されるTDR立ち上がり時間は17 ps未満です。

信号ビア・インピーダンスは、最小で45 Ωに達し、信号ビア対メインの内部レイヤー配線の遷移により55 Ωに達します。
図 97. シングルエンド散乱パラメーターS21およびS22 (コネクターから)
14 GHzでのシングルエンド挿入損失は約5 dB、リターン損失は約 -12 dBです。
