インテルのみ表示可能 — GUID: joc1463341654848
Ixiasoft
インテル® Stratix® 10デバイスおよびトランシーバー・チャネル
PCBスタックアップ選択のガイドライン
高速信号PCB配線に関する推奨事項
FPGAファンアウト領域のデザイン
CFP2/CFP4コネクター・ボード・レイアウトのデザイン・ガイドライン
QSFP+/zSFP/QSFP28コネクター・ボード・レイアウトのデザイン・ガイドライン
SMA 2.4 mmレイアウトのデザイン・ガイドライン
Tyco/Amphenol Interlakenコネクターのデザイン・ガイドライン
電気的仕様
AN 766: インテル® Stratix® 10デバイス 高速信号インターフェイス・レイアウトのデザイン・ガイドライン 文書改訂履歴
インテルのみ表示可能 — GUID: joc1463341654848
Ixiasoft
CFP4ホストコネクター、モジュール・アセンブリー、およびピン配置
CFP4モジュールの高速の電気的インターフェイスでは、次のコンフィグレーションをサポートしています。
- TXレーン4つ + RXレーン4つ、それぞれ25 Gbps
- TXレーン4つ + RXレーン4つ、それぞれ10 Gbps
図 52. CFP2ホスト・コネクター・アセンブリーおよびNX 25 Gbpsピンマップ

高速の電気的インターフェイスは、CFP4モジュール内でAC結合されます。25 Gbps仕様は、OIF-CEI-28G-VSRで定義されています。
注: 詳細については、CEI-28G-VSRの現行の条項の仕様を参照してください。(文書番号OIF2010.404.08)