インテルのみ表示可能 — GUID: bhc1411116859477
Ixiasoft
3.8.3. 外部トランシーバーPLLの追加
インテル® Stratix® 10 Lタイル、インテルStratix 10 Hタイル、インテルArria 10、またはインテルCyclone 10 GX FPGAデバイスをターゲットとするJESD204B IPコアのバリエーションには、コンパイル用の外部トランシーバーPLLが必要です。PLL設定には中帯域幅を選択します。
注: インテル® Agilex™ およびインテルStratix 10 Eタイルデバイスの場合、トランシーバーPLLはトランシーバー自体の中にあります。そのため、デザインは外部PLLを必要としません。
Arria V、Cyclone V、またはStratix V FPGAデバイスをターゲットとするJESD204B IPバリエーションには、トランシーバーPLLが含まれています。したがって、コンパイルに外部PLLは必要ありません。
インテルは、データレートに基づいて、それぞれのTransceiver PHYユーザーガイドのPLL推奨事項に従うことをお勧めします。
注: PMA幅は、Hard PCSでは20ビット、Soft PCSでは40ビットです。