JESD204B Intel® FPGA IPユーザーガイド

ID 683442
日付 8/18/2022
Public
ドキュメント目次

3.11.1.2. IPテストベンチのシミュレーション

注: VCS* シミュレーターでは、VHDLはサポートされていません。
表 18.  シミュレーション・セットアップ・スクリプト

シミュレーター

ファイル・ディレクトリー

スクリプト

ModelSim* - Intel® FPGA Edition/ ModelSim* - Intel® FPGA Starter Edition <example_design_directory>/ip_sim/testbench/setup_scripts/mentor msim_setup.tcl
QuestaSim* シミュレーター
Synopsys VCS* シミュレーター <example_design_directory>/ip_sim/testbench/setup_scripts/synopsys/vcs vcs_setup.sh
Synopsys VCS* MXシミュレーター <example_design_directory>/ip_sim/testbench/setup_scripts/synopsys/vcsmx

vcsmx_setup.sh

synopsys_sim.setup

Aldec Riviera-PRO*
注: インテル® Agilex™ および インテル® Stratix® 10 Eタイルデバイスは、このシミュレーターをサポートしていません。
<example_design_directory>/ip_sim/testbench/setup_scripts/aldec rivierapro_setup.tcl
Cadence Xcelium* Parallelシミュレーター <example_design_directory>/ip_sim/testbench/setup_scripts/xcelium xcelium_setup.sh
表 19.  シミュレーション実行スクリプト

シミュレーター

ファイル・ディレクトリー

スクリプト

ModelSim* - Intel® FPGA Edition/ ModelSim* - Intel® FPGA Starter Edition <example_design_directory>/ip_sim/testbench/mentor run_altera_jesd204_tb.tcl
QuestaSim* シミュレーター
Synopsys VCS* シミュレーター <example_design_directory>/ip_sim/testbench/synopsys/vcs run_altera_jesd204_tb.sh
Synopsys VCS* MXシミュレーター <example_design_directory>/ip_sim/testbench/synopsys/vcsmx

run_altera_jesd204_tb.sh

Aldec Riviera-PRO*
注: インテル® Agilex™ および インテル® Stratix® 10 Eタイルデバイスは、このシミュレーターをサポートしていません。
<example_design_directory>/ip_sim/testbench/aldec run_altera_jesd204_tb.tcl
Cadence Xcelium* Parallelシミュレーター <example_design_directory>/ip_sim/testbench/xcelium run_altera_jesd204_tb.sh

ModelSim* - Intel® FPGA Edition/ ModelSim* - Intel® FPGA Starter Editionまたは QuestaSim* シミュレーターを使用してテストベンチ・デザインをシミュレートするには、次の手順に従います。

  1. ModelSim* - Intel® FPGA Edition/ ModelSim* - Intel® FPGA Starter Editionまたは QuestaSim* シミュレーターを起動します。
  2. Fileメニューで、Change Directory > Select <example_design_directory>/ip_sim/testbench/<simulator name>を選択します。
  3. Fileメニューで、Load > Macro fileをクリックします。run_altera_jesd204_tb.tclを選択します。このファイルは、デザインをコンパイルしてシミュレーションを自動的に実行し、完了時に合格または不合格を示します。

Aldec Riviera-PRO* シミュレーターを使用してテストベンチ・デザインをシミュレートするには、次の手順に従います。

  1. Aldec Riviera-PRO* シミュレーターを起動します。
  2. Fileメニューで、Change Directory > Select <example_design_directory>/ip_sim/testbench/<simulator name>を選択します。
  3. Toolメニューで、Execute Macroをクリックします。run_altera_jesd204_tb.tclを選択します。このファイルは、デザインをコンパイルしてシミュレーションを自動的に実行し、完了時に合格または不合格を示します。

VCS* VCS* MX (Linuxの場合)、またはCadenceシミュレーターを使用してテストベンチ・デザインをシミュレートするには、次の手順に従います。

  1. Synopsys VCS* または VCS* MX、またはCadence Xcelium* Parallelシミュレーターを起動します。
  2. Fileメニューで、Change Directory > Select <example_design_directory>/ip_sim/testbench/<simulator name>を選択します。
  3. run_altera_jesd204_tb.sh ファイルを実行します。このファイルは、デザインをコンパイルしてシミュレーションを自動的に実行し、完了時に合格または不合格を示します。