インテルのみ表示可能 — GUID: bhc1411116838602
Ixiasoft
3.11. JESD204B IPのテストベンチ
JESD204B IPには、サポートされているコンフィグレーションでのJESD204B IPの通常のリンクアップ・シーケンスを実証するためのテストベンチが含まれています。テストベンチでは、JESD204B IPインターフェイスを制御する方法の例も提供しています。
テストベンチは、デュプレックス・モードでJESD204B IPをインスタンス化し、Intel FPGA Transceiver PHY Reset Controller IPに接続します。一部のコンフィグレーションはプリセットされており、JESD204B IPテストベンチではプログラムできません。例えば、JESD204Bパラメーター・エディターでRXまたはTXモードが選択されている場合でも、JESD204B IPは常にデュプレックス・モードでインスタンス化されます。
コンフィグレーション | プリセット値 |
---|---|
JESD204B Wrapper | Base and PHY (MAC and PHY) |
Data Path | Simplex TX and simplex RX |
PLL/CDR Reference Clock Frequency20 | Base only、またはSimplex TXバリアントの場合、
|
Link Clock |
|
AVS Clock | 100 MHz |
図 9. JESD204B IPテストベンチのブロック図外部ATX PLLは、インテルArria 10、インテルCyclone 10 GX、インテルStratix 10 LタイルおよびHタイルデバイスをターゲットとするJESD204B IPテストベンチにのみ存在します。 インテル® Agilex™ および インテル® Stratix® 10 Eタイルデバイスの場合、Transceiver PHY Reset Controllerはトランシーバー・ブロック内にあります。
20 ATX PLLがサポートしているリファレンス・クロック周波数の範囲については、それぞれのデバイス・データシートを参照してください。