JESD204B Intel® FPGA IPユーザーガイド

ID 683442
日付 8/18/2022
Public
ドキュメント目次

4.3.1.2. Subclass 1動作モード

JESD204B IPコアは、0から (F × K/4)–1までカウントし、再びラップアラウンドするLMFCカウンターを維持します。コンバーター・デバイスがすべてのトランスミッターとレシーバーに共通のSYSREF周波数を発行した後、LMFCカウンターは2リンク・クロック・サイクル以内にリセットされます。SYSREF周波数は、グループ化されて一緒に同期されるコンバーター・デバイスで同じである必要があります。

表 21.  SYSREF周波数の計算例この例では、次のオプションのいずれかを実行することを選択できます。
  • ADCグループがデバイスクロックとSYSREF (18.75 MHzと9.375 MHz) の両方を共有する、2つのSYSREFとデバイスクロックを提供します。
  • すべてのADCおよびDACグループに1つのSYSREF (9.375 MHzで動作) とデバイスクロックを提供します。これは、DACのSYSREF周期が整数nの倍数であるためです。
グループ コンフィグレーション SYSREF周波数
ADC Group 1 (2 ADC)
  • LMF = 222
  • K = 16
  • データレート = 6 Gbps
(6 GHz / 40) / (2 x 16 / 4) = 18.75 MHz
ADC Group 2 (2 ADC)
  • LMF = 811
  • K = 32
  • データレート = 6 Gbps
(6 GHz / 40) / (1 x 32 / 4) = 18.75 MHz
DAC Group 3 (2 DAC)
  • LMF = 222
  • K = 16
  • データレート = 3 Gbps
(3 GHz / 40) / (2 x 16 / 4) = 9.375 MHz