インテルのみ表示可能 — GUID: bhc1411117123255
Ixiasoft
6.1. クロッキング・スキーム
クロッキング・スキームを確認するには、次の手順に従います。
- PLL Intel® FPGA IPまたはIOPLL Intel® FPGA IPで、フレームとリンクのクロック周波数設定が正しいことを確認します。
- FPGAとコンバーターでデバイスのクロック周波数を確認します。
- Subclass 1の場合、SYSREF パルス周波数をチェックします。
- 管理クロックの周波数を確認します。Arria V、Cyclone V、およびStratix Vデバイスを使用したデザイン例の場合、この周波数は100 MHzです。