JESD204B Intel® FPGA IPユーザーガイド

ID 683442
日付 8/18/2022
Public
ドキュメント目次

4.1.1.1. TX CGS

CGSフェーズは、次のプロセスを通じて達成されます。
  • リセット時に、コンバーター・デバイス (RX) は SYNC_N をLowに駆動して同期要求を発行します。JESD204B TX IPコアは、/K/ = /K28.5/シンボルのストリームを送信します。レシーバーは、4つの連続する/K/シンボルを受信すると同期します。
  • Subclass 0の場合、RXコンバーター・デバイスはフレーム境界で SYNC_N 信号をデアサートします。すべてのレシーバーが同期要求を非アクティブ化した後、JESD204B TX IPコアは次のフレームの開始まで/K/シンボルを送信し続けます。csr_lane_sync_en 信号がディスエーブルの場合、コアはILASデータシーケンスまたはエンコードされたユーザーデータの送信に進みます。
  • Subclass 1および2の場合、RXコンバーター・デバイスはLMFC境界で SYNC_N 信号をデアサートします。すべてのレシーバーが SYNC_N 信号を非アクティブ化した後、JESD204B TX IPコアは次のLMFC境界まで/K/シンボルを送信し続けます。次のLMFC境界で、JESD204B IPコアはILASデータシーケンスを送信します。 (後のLMFC境界を使用するためのプログラムはありません。)