Low Latency 100G Ethernet Intel® IPコア・ユーザーガイド: インテル® Stratix® 10デバイス用

ID 683100
日付 5/21/2021
Public
ドキュメント目次

4.2.5. パケット間ギャップの調整

IPG_COL_REM レジスターのオフセット0x406で削除されるIDLE列の数を設定することで、PHYによってAlignment Markerの挿入を補正するようにIPG調整をプログラムできます。デフォルトでは、IPコアはAlignment Marker期間ごとに20個のIDLE列を削除します (20個の仮想レーンの場合)。このレジスターはクロック補正用により大きな値に設定できます。