インテルのみ表示可能 — GUID: unr1522372982623
Ixiasoft
プロセスの説明
完成チュートリアル・ファイル
2.1. ステップ1 : コア・パーティションの作成
2.2. ステップ2 : Partition Boundary Portの作成
2.3. ステップ3 : デバッグノードのコンパイルと確認
2.4. ステップ4 : パーティションのエクスポートとブラック・ボックス・ファイルの作成
2.5. ステップ5 : コンシューマー・プロジェクトへのファイルのコピー
2.6. ステップ6 : Signal Tapファイルの作成 (オプション)
2.7. ステップ7 : デバイスのプログラミングとハードウェアの検証
2.8. ステップ8 : Signal Tapによるハードウェアの検証
4.1. ステップ1 : デベロッパー: ペリフェラル再利用コア・パーティションの作成とLogic Lock領域の定義
4.2. ステップ2 : ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. ステップ3:SLD JTAG Bridge Hostの生成とインスタンス化
4.4. ステップ4 : Signal TapのHDLインスタンスの生成
4.5. ステップ5 : ルート・パーティションのコンパイルとエクスポート、およびコンシューマー・プロジェクトへのファイルのコピー
4.6. ステップ6 : デバイスのプログラミングとハードウェアの検証
4.7. ステップ7 : ルート・パーティション用のSignal Tapファイルの生成
4.8. ステップ8 : Signal Tapによるハードウェアの検証
インテルのみ表示可能 — GUID: unr1522372982623
Ixiasoft
2. コア・パーティション再利用のデバッグ (デベロッパー)
プロセスの説明
このチュートリアル・モジュールでは、デベロッパーはAssignment Editorを使用し、信号をポートとしてパーティション境界に割り当て、次にコア・パーティションを .qdb ファイルにエクスポートします。その結果、このユーザー作成の境界ポートは、合成前ノードとしてコンシューマー・プロジェクトのデバッグに使用可能で、再利用された .qdb ファイルの一部になります。
完成チュートリアル・ファイル
A10_pcie_devkit_design_block_reuse_stp フォルダーの Core_Partition_Reuse/Completed/Developer/ ディレクトリーには、このチュートリアル・モジュールの完成ファイルが含まれています。