AN 847: デザインブロックを再利用したSignal Tapのチュートリアル: インテル® Arria® 10 FPGA開発ボード用

ID 683712
日付 5/07/2018
Public
ドキュメント目次

5.5. ステップ5 : Signal TapによるPRCパーティションのハードウェア検証

PRC用のSignal Tap GUIを使用するには、次の手順に従います。
  1. ブリッジ・インデックスの決定は、デベロッパー・プロジェクトのJTAG Bridge Agent Instance Informationの合成レポートファイル (Root_Partition_Reuse/Developer/output_files/top.syn.rpt) の番号に従います。
  2. Signal TapウィンドウでFile > Openをクリックし、stp_periphery_reuse_core.stp を開きます。
  3. 開発キットが電源が入っていて、Signal Tap Logic Analyzerを開くマシンに接続されていることを確認します。
  4. JTAG Chain Configurationをセットアップし、Instance ManagerReady to acquireであることを確認します。
    詳細については、コア・パーティションの再利用デバッグ (デベロッパー) チュートリアル・モジュール内のステップ`8:Signal Tapによるハードウェアの検証を参照してください。
  5. Bridge Index の設定は、デベロッパー・プロジェクトの合成レポート (Root_Partition_Reuse/Developer/output_files/top.syn.rpt にある通りに行います。
    Bridge Indexの値が異なる場合は、Signal Tap によってInstance not foundとレポートされます。
  6. トリガー条件を設定するには、count[24]を選択し、Trigger Conditionsの列で右クリックして、Falling Edgeに設定します。
  7. 解析を実行するにはInstance Managerの横のアイコンをクリックします。
    解析が終了すると、Waveformタブにキャプチャしたデータが表示されます。
  8. PRCノードの遷移をSignal Tap GUIで確認します。予想される動作は次のとおりです。
    • value_top[0]count[24]とともに遷移します。
    • count[0]count[1] 、および count[2] によって示されるのは、PRCパーティション内の別のカウンタービットのこのプロセス中の遷移です。
    図 11. コンシューマー・プロジェクトのPRCパーティション・ノードの波形