インテルのみ表示可能 — GUID: qkx1523312147896
Ixiasoft
4.1. ステップ1 : デベロッパー: ペリフェラル再利用コア・パーティションの作成とLogic Lock領域の定義
4.2. ステップ2 : ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. ステップ3:SLD JTAG Bridge Hostの生成とインスタンス化
4.4. ステップ4 : Signal TapのHDLインスタンスの生成
4.5. ステップ5 : ルート・パーティションのコンパイルとエクスポート、およびコンシューマー・プロジェクトへのファイルのコピー
4.6. ステップ6 : デバイスのプログラミングとハードウェアの検証
4.7. ステップ7 : ルート・パーティション用のSignal Tapファイルの生成
4.8. ステップ8 : Signal Tapによるハードウェアの検証
インテルのみ表示可能 — GUID: qkx1523312147896
Ixiasoft
5.5. ステップ5 : Signal TapによるPRCパーティションのハードウェア検証
PRC用のSignal Tap GUIを使用するには、次の手順に従います。
- ブリッジ・インデックスの決定は、デベロッパー・プロジェクトのJTAG Bridge Agent Instance Informationの合成レポートファイル (Root_Partition_Reuse/Developer/output_files/top.syn.rpt) の番号に従います。
- Signal TapウィンドウでFile > Openをクリックし、stp_periphery_reuse_core.stp を開きます。
- 開発キットが電源が入っていて、Signal Tap Logic Analyzerを開くマシンに接続されていることを確認します。
- JTAG Chain Configurationをセットアップし、Instance ManagerがReady to acquireであることを確認します。
詳細については、コア・パーティションの再利用デバッグ (デベロッパー) チュートリアル・モジュール内のステップ`8:Signal Tapによるハードウェアの検証を参照してください。
- Bridge Index の設定は、デベロッパー・プロジェクトの合成レポート (Root_Partition_Reuse/Developer/output_files/top.syn.rpt にある通りに行います。
Bridge Indexの値が異なる場合は、Signal Tap によってInstance not foundとレポートされます。
- トリガー条件を設定するには、count[24]を選択し、Trigger Conditionsの列で右クリックして、Falling Edgeに設定します。
- 解析を実行するにはInstance Managerの横の
アイコンをクリックします。
解析が終了すると、Waveformタブにキャプチャしたデータが表示されます。 - PRCノードの遷移をSignal Tap GUIで確認します。予想される動作は次のとおりです。
- value_top[0] はcount[24]とともに遷移します。
- count[0] 、 count[1] 、および count[2] によって示されるのは、PRCパーティション内の別のカウンタービットのこのプロセス中の遷移です。
図 11. コンシューマー・プロジェクトのPRCパーティション・ノードの波形