インテルのみ表示可能 — GUID: ulw1481671804357
Ixiasoft
4.1. ステップ1 : デベロッパー: ペリフェラル再利用コア・パーティションの作成とLogic Lock領域の定義
4.2. ステップ2 : ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. ステップ3:SLD JTAG Bridge Hostの生成とインスタンス化
4.4. ステップ4 : Signal TapのHDLインスタンスの生成
4.5. ステップ5 : ルート・パーティションのコンパイルとエクスポート、およびコンシューマー・プロジェクトへのファイルのコピー
4.6. ステップ6 : デバイスのプログラミングとハードウェアの検証
4.7. ステップ7 : ルート・パーティション用のSignal Tapファイルの生成
4.8. ステップ8 : Signal Tapによるハードウェアの検証
インテルのみ表示可能 — GUID: ulw1481671804357
Ixiasoft
2.3. ステップ3 : デバッグノードのコンパイルと確認
- Compilation Dashboardで
Compile Designをクリックします。
チェックマークが表示されるのは、コンパイルの各段階が完了したときです。
- コンパイルレポートを開くにはProcessing > Compilation Reportをクリックします。
- Table of ContentsでSynthesis > In-System Debugging > Create Partition Boundary Portsに移動します。
Create Partition Boundary Ports表にすべての境界ポートが一覧表示されます。