インテルのみ表示可能 — GUID: gur1521134464326
Ixiasoft
4.1. ステップ1 : デベロッパー: ペリフェラル再利用コア・パーティションの作成とLogic Lock領域の定義
4.2. ステップ2 : ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. ステップ3:SLD JTAG Bridge Hostの生成とインスタンス化
4.4. ステップ4 : Signal TapのHDLインスタンスの生成
4.5. ステップ5 : ルート・パーティションのコンパイルとエクスポート、およびコンシューマー・プロジェクトへのファイルのコピー
4.6. ステップ6 : デバイスのプログラミングとハードウェアの検証
4.7. ステップ7 : ルート・パーティション用のSignal Tapファイルの生成
4.8. ステップ8 : Signal Tapによるハードウェアの検証
インテルのみ表示可能 — GUID: gur1521134464326
Ixiasoft
2.1. ステップ1 : コア・パーティションの作成
このステップでは、プロジェクトを開き、合成を実行し、コアロジックのデザイン・パーティションを定義します。
- インテル® Quartus® Prime プロ・エディション開発ソフトウェアでFile > Open Projectをクリックして、 a10_pcie_devkit_design_block_reuse_stp/Core_Partition_Reuse/Developer/top.qpf プロジェクト・ファイルを開きます。
- Compilation Dashboardで、Analysis & Synthesisをクリックしてデザインを合成します。合成が完了すると、Compilation Dashboardにチェックマークが表示されます。
- Project NavigatorでHierarchyタブの u_blinking_led_top インスタンスを右クリックし、Design Partition > Set as Design Partitionをクリックします。デザイン・パーティションのアイコン
が、割り当てた各インスタンスの横に表示されます。