AN 847: デザインブロックを再利用したSignal Tapのチュートリアル: インテル® Arria® 10 FPGA開発ボード用

ID 683712
日付 5/07/2018
Public
ドキュメント目次

2.1. ステップ1 : コア・パーティションの作成

このステップでは、プロジェクトを開き、合成を実行し、コアロジックのデザイン・パーティションを定義します。
  1. インテル® Quartus® Prime プロ・エディション開発ソフトウェアでFile > Open Projectをクリックして、 a10_pcie_devkit_design_block_reuse_stp/Core_Partition_Reuse/Developer/top.qpf プロジェクト・ファイルを開きます。
  2. Compilation Dashboardで、Analysis & Synthesisをクリックしてデザインを合成します。合成が完了すると、Compilation Dashboardにチェックマークが表示されます。
  3. Project NavigatorでHierarchyタブの u_blinking_led_top インスタンスを右クリックし、Design Partition > Set as Design Partitionをクリックします。デザイン・パーティションのアイコンが、割り当てた各インスタンスの横に表示されます。