インテルのみ表示可能 — GUID: btf1522092350228
Ixiasoft
4.1. ステップ1 : デベロッパー: ペリフェラル再利用コア・パーティションの作成とLogic Lock領域の定義
4.2. ステップ2 : ルート・パーティションでのSLD JTAG Bridge Agentの生成とインスタンス化
4.3. ステップ3:SLD JTAG Bridge Hostの生成とインスタンス化
4.4. ステップ4 : Signal TapのHDLインスタンスの生成
4.5. ステップ5 : ルート・パーティションのコンパイルとエクスポート、およびコンシューマー・プロジェクトへのファイルのコピー
4.6. ステップ6 : デバイスのプログラミングとハードウェアの検証
4.7. ステップ7 : ルート・パーティション用のSignal Tapファイルの生成
4.8. ステップ8 : Signal Tapによるハードウェアの検証
インテルのみ表示可能 — GUID: btf1522092350228
Ixiasoft
5.1. ステップ1 : カスタマー・プロジェクトへのファイルの追加
タイミング制約とルート・パーティション・データベースをデベロッパー・プロジェクトからインポートします。
- インテル® Quartus® Prime プロ・エディション開発ソフトウェアでFile > Open Projectをクリックして、 a10_pcie_devkit_design_block_reuse_stp/Root_Partition_Reuse/Consumer/top.qpf プロジェクト・ファイル
- Project > Add/Remove Files in Projectをクリックします。
- On the Filesウィンドウで、File nameの近くにある検索(...)ボタンをクリックし、 top.sdcを選択し、 Addをクリックします。
- ApplyをクリックしてからOKをクリックします。
- Design Partitions Windowウィンドウが表示されていない場合は、Assignments > Design Partitions Windowをクリックします。
- Design Partitions Windowウィンドウでroot partition行に移動し、Partition Database Fileフィールドをダブルクリックして、検索(...)をクリックします。
- デベロッパー・プロジェクトからコピーしたroot_partition.qdbファイルを選択します。
- パーティション名をクリックして、 .qdb アサインメントを確認します。