V シリーズFPGA デバイスにおけるCvP (プロトコル経由コンフィグレーション) 実装ユーザーガイド

ID 683889
日付 10/31/2016
Public
ドキュメント目次

4.2.2.2.2. PCIe ウェイクアップ時間要件の推定

PCIe ウェイクアップ時間要件の推定方程式


式に使用される規則は以下の通りです。

  • ビット単位でのフル・コンフィグレーション・ファイル・サイズ:圧縮されていない.rbf サイズを参照してください。
  • データライン数:データバスの幅を参照してください。たとえば、FPP x16 のデータバスの幅は16 です。
  • DCLK 周波数:DCLK 周波数についてfMAX を参照してください。
  • パワー・ランプアップ:10 ms 以内でなければなりません。
  • POR 遅延:高速POR を使用してください。最大時間は12 ms です。

上記の式を使用して、お使いのデバイスがPCIe ウェイクアップ時間要件を満たしているかどうかを推定できます。次の図は、Arria V GX A5 デバイスのPCIe ウェイクアップ時間要件の計算例を示しています。

PCIe ウェイクアップ時間要件の計算例


Arria V GX A5 デバイスの推定値は72 ms で、120 ms のPCIe ウェイクアップ時間要件を満たしています。