インテルのみ表示可能 — GUID: nik1412546906770
Ixiasoft
5.2.1. 高性能リファレンス・デザインのダウンロードと生成
5.2.2. トランシーバー・リコンフィグレーション・コントローラーIP コアの既知の問題の回避策
5.2.3. リコンフィグレーション可能なコア領域の代替user_led.v ファイルの作成
5.2.4. CvP 初期化モード用CvP パラメーターの設定
5.2.5. CvP リビジョンのデザインフローを使用したコアロジック領域のCvP リビジョンの作成
5.2.6. CvP リビジョンのデザインフローにおけるBase とcvp_app の両方のリビジョンのコンパイル
5.2.7. CvP リビジョンのデザインフローによるCvP 初期化モードのSOF ファイルの分割
5.3.1. 高性能リファレンス・デザインのダウンロードと生成
5.3.2. トランシーバー・リコンフィグレーション・コントローラーIP コアの既知の問題の回避策
5.3.3. リコンフィグレーション可能なコア領域の代替user_led.v ファイルの作成
5.3.4. CvP 更新モード用CvP パラメーターの設定
5.3.5. CvP リビジョンのデザインフローを使用したコアロジック領域のCvP リビジョンの作成
5.3.6. CvP 更新モードのデザインのコンパイル
5.3.7. CvP 更新デザインモード向けSOF ファイルの分割
5.3.8. CvP リビジョンのデザインフローによるCvP 更新モードのSOF ファイルの分割
6.3.1. アルテラ定義のVendor Specific Capability Header レジスター
6.3.2. アルテラ定義のVendor Specific Header レジスター
6.3.3. Altera Marker レジスター
6.3.4. CvP Status レジスター
6.3.5. CvP Mode Control レジスター
6.3.6. CvP Data レジスター
6.3.7. CvP Programming Control レジスター
6.3.8. Uncorrectable Internal Error Status Register
6.3.9. Uncorrectable Internal Error Mask Register
6.3.10. Correctable Internal Error Status Register
6.3.11. Correctable Internal Error Mask Register
インテルのみ表示可能 — GUID: nik1412546906770
Ixiasoft
4.2.2.2.2. PCIe ウェイクアップ時間要件の推定
PCIe ウェイクアップ時間要件の推定方程式
式に使用される規則は以下の通りです。
- ビット単位でのフル・コンフィグレーション・ファイル・サイズ:圧縮されていない.rbf サイズを参照してください。
- データライン数:データバスの幅を参照してください。たとえば、FPP x16 のデータバスの幅は16 です。
- DCLK 周波数:DCLK 周波数についてfMAX を参照してください。
- パワー・ランプアップ:10 ms 以内でなければなりません。
- POR 遅延:高速POR を使用してください。最大時間は12 ms です。
上記の式を使用して、お使いのデバイスがPCIe ウェイクアップ時間要件を満たしているかどうかを推定できます。次の図は、Arria V GX A5 デバイスのPCIe ウェイクアップ時間要件の計算例を示しています。
PCIe ウェイクアップ時間要件の計算例
Arria V GX A5 デバイスの推定値は72 ms で、120 ms のPCIe ウェイクアップ時間要件を満たしています。