インテルのみ表示可能 — GUID: egf1548140638633
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: egf1548140638633
Ixiasoft
3.1.1.2. 27 × 27独立乗算器
27 × 27独立乗算器モードは、resulta = ay * axの式を使用します。
図 17. インテルAgilexデバイスの可変精度DSPブロックごとに備わった1つの27 × 27独立乗算器モードこのモードでは、チェーンアウト加算器またはアキュムレーターと組み合わせた場合、resulta は最大64ビットとすることが可能です。