インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド

ID 683037
日付 2/05/2021
Public

このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。

ドキュメント目次

4.2.1. 入力レジスター、パイプライン・レジスター、および出力レジスターのコンフィグレーション

入力、パイプライン、および出力レジスターのコンフィグレーションは、 インテル® Agilex™ デバイスのタイミングモデルのために制限されています。したがって、これらのレジスターは特定のコンフィグレーションのみをサポートします。

同じレジスターレベル内のすべてのレジスターをイネーブルする必要がありますが、異なるクロックイネーブルを使用できます。ただし、ポート accumulate が一定のVCCに接続されている場合、レジスタークリア信号が一定のVCCを中断しないように、accumulate_clkenaccum_pipeline_clkenaccum_2nd_pipeline_clken、および accum_adder_clken のレジスター設定をディスエーブルする必要があります。

次のレジスターは、同じクロックイネーブル設定を有する必要があります。
  • operation_modeが累積でのFP32乗算モード、累積での2つのFP16乗算の合計モード、またはFP16ベクトル3モードに設定されている場合の adder_input_clken および accum_adder_clken レジスター
  • FP16ベクトル3モードを除くすべてのFP16動作モードの場合の fp16_mult_input_clken および fp32_adder_a_clken レジスター