インテルのみ表示可能 — GUID: joz1549880742306
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: joz1549880742306
Ixiasoft
4.2.1. 入力レジスター、パイプライン・レジスター、および出力レジスターのコンフィグレーション
入力、パイプライン、および出力レジスターのコンフィグレーションは、 インテル® Agilex™ デバイスのタイミングモデルのために制限されています。したがって、これらのレジスターは特定のコンフィグレーションのみをサポートします。
同じレジスターレベル内のすべてのレジスターをイネーブルする必要がありますが、異なるクロックイネーブルを使用できます。ただし、ポート accumulate が一定のVCCに接続されている場合、レジスタークリア信号が一定のVCCを中断しないように、accumulate_clken、accum_pipeline_clken、accum_2nd_pipeline_clken、および accum_adder_clken のレジスター設定をディスエーブルする必要があります。
次のレジスターは、同じクロックイネーブル設定を有する必要があります。
- operation_modeが累積でのFP32乗算モード、累積での2つのFP16乗算の合計モード、またはFP16ベクトル3モードに設定されている場合の adder_input_clken および accum_adder_clken レジスター
- FP16ベクトル3モードを除くすべてのFP16動作モードの場合の fp16_mult_input_clken および fp32_adder_a_clken レジスター