インテルのみ表示可能 — GUID: ahx1565062543337
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: ahx1565062543337
Ixiasoft
4.1.1.1. 入力レジスターの制限
以下は、入力レジスターのクロックイネーブル制限です。
- 4つの動作モードの9 x 9の合計を使用する場合、次の入力信号ペアは同じクロックイネーブル設定を使用する必要があります。
- ax と bx
- ay と by
- cx と dx
- cy と dy
- SUB、NEGATE、ACCUMULATE、および LOADCONST 信号の入力レジスターがイネーブルになっている場合、これらのレジスターは同じクロックイネーブル設定を使用する必要があります。
- SUB、NEGATE、ACCUMULATE、および LOADCONST 信号が定数値によって駆動される場合、これらの信号の入力レジスターをディスエーブルします。