インテルのみ表示可能 — GUID: rly1548139989703
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: rly1548139989703
Ixiasoft
2.1.6. 固定小数点演算用の加算器または減算器
動作モードに応じて、DSPブロック内の2つの乗算器間の固定小数点演算加算または減算用に、加算器または減算器を1つの38ビット加算器として使用できます。
ダイナミック SUB ポートを使用して、加算または減算演算を実行する加算器を選択します。
動作 | 説明 | SUB 信号 |
---|---|---|
加算 | 1つのDSPブロック内の2つの乗算器の結果を加算します。 | 0 |
減算 | 同じDSPブロック内の2つの乗算器間の結果を減算します。 | 1 |