インテルのみ表示可能 — GUID: kly1462519487616
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462519487616
Ixiasoft
6.2.1.2. Pre-adder Coefficientモード
このモードでは、1つの乗算器オペランドが前置加算器から派生し、他のオペランドは内部係数記憶装置から派生します。この係数記憶装置は、8個のプリセット係数を可能とします。係数選択信号は、coefsel[0..3]です。
このモードは次の等式で表現されます。

次の図は、乗算器のPre-adder Coefficientモードを表しています。
図 59. Pre-adder Coefficientモード