インテルのみ表示可能 — GUID: mmr1548140668231
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: mmr1548140668231
Ixiasoft
3.1.4. 独立複素数乗算器
インテルAgilexデバイスは、2つの固定小数点演算Multiplier Adder Sumモードを使用して18 × 19複素数乗算器モードをサポートします。
図 20. 複素数乗算式のサンプル
虚部の [(a × d) + (b × c)] は、1番目の可変精度DSPブロックに実装され、実部の [(a × c) - (b × d)] は、2番目の可変精度DSPブロックに実装されます。
図 21. インテルAgilexデバイスの2つの可変精度DSPブロックを備えた1つの18 ×19複素数乗算器