インテルのみ表示可能 — GUID: kly1462337919229
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462337919229
Ixiasoft
8.3.2. General 2タブ
パラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|
Datab Input | |||
Does the 'datab' input bus have a constant value? |
|
No | ‘datab’入力バスが存在する場合、その定数値を指定するには、Yesを選択します。 |
Value | 0より大きい値 | 0 | datab[] ポートの低数値を指定します。 |
Multiplication Type | |||
Which type of multiplication do you want? |
|
Unsigned | dataa [] および datab [] 入力両方の表現形式を指定します。 |
Implementation Style | |||
Which multiplier implementation should be used? |
|
Use the default implementation | 目的の方法を選択して、result[] ポートの幅を決定します。 Clear Signal TypeパラメーターでSCLRが選択されている場合、Use the dedicated multiplier circuitryオプションのみが使用可能です。 |