インテルのみ表示可能 — GUID: rdz1550025978185
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: rdz1550025978185
Ixiasoft
4.1.4.1. ダイナミック・スキャンイン
入力カスケードを使用する場合、DISABLE_SCANIN 入力をアサート/デアサートすることによって、上位乗算器のソースを SCANIN と AY との間で動的に切り替えることができます。
図 49. ダイナミック・スキャンイン
DISABLE_CHAINOUT信号 | 説明 |
---|---|
Low (0) | 乗数入力のソースは SCANIN 入力からです。 |
High (1) | 乗数入力のソースは SCANIN から AY に切り替わります。 |
DISABLE_SCANIN ポートが使用されると、この信号の入力レジスターはイネーブルになります。レジスターはフリー・ランニング・クロックによって駆動され、このレジスターを制御するためのクロックイネーブルまたはクロッククリア信号はありません。