インテルのみ表示可能 — GUID: kly1462520912598
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1462520912598
Ixiasoft
6.2.4. ダブル・アキュムレーター
ダブル・アキュムレーター機能は、インターリーブされた複素数データ (I、Q) を処理するアキュムレーターのフィードバック・パスに別のレジスターを追加します。ダブル・アキュムレーター・レジスターは、クロック、クロックイネーブル、およびaclrを含む出力レジスターの後に続きます。追加されたアキュムレーター・レジスターは、1サイクルの遅延を加えて結果を返します。この機能により、同じリソース数を持つ2つのアキュムレーター・チャネルが使用可能となります。
次の図は、ダブル・アキュムレーターの実装を表しています。
図 67. ダブル・アキュムレーター