インテルのみ表示可能 — GUID: kly1441346399950
Ixiasoft
1. インテル® Agilex™ 可変精度DSPブロックの概要
2. インテルAgilex可変精度DSPブロックのアーキテクチャー
3. インテルAgilex可変精度DSPブロックの動作モード
4. インテルAgilex可変精度DSPブロックのデザインの考慮事項
5. Native Fixed Point DSP Intel Agilex FPGA IPコア・リファレンス
6. Multiply Adder Intel® FPGA IPコア・リファレンス
7. ALTMULT_COMPLEX Intel® FPGA IPコア・リファレンス
8. LPM_MULT Intel® FPGA IPコア・リファレンス
9. LPM_DIVIDE (Divider) Intel FPGA IPコア
10. Native Floating Point DSP Intel Agilex FPGA IPリファレンス
11. インテル® Agilex™ 可変精度DSPブロック・ユーザーガイド・アーカイブ
12. インテルAgilex可変精度DSPブロック・ユーザーガイドの改訂履歴
インテルのみ表示可能 — GUID: kly1441346399950
Ixiasoft
6.3.1. Generalタブ
パラメーター | 値 | デフォルト値 | 説明 |
---|---|---|---|
What is the number of multipliers? | 1 - 4 |
1 | 同時に追加する乗算器の個数です。この値は1から4までです。 |
How wide should the A input buses be? | 1 - 256 | 16 | dataa[] ポートの幅を指定します。 |
How wide should the B input buses be? | 1 - 256 | 16 | datab[] ポートの幅を指定します。 |
How wide should the 'result' output bus be? | 1 - 256 | 32 | result[] ポートの幅を指定します。 |
Create an associated clock enable for each clock | On Off |
Off | 各クロック用にクロックイネーブルを作成するには、このオプションを選択します。 |